国产乱人视频免费观看网站,九九精品视频在线观看,九九久re8在线精品视频,日韩久久精品五月综合

<menu id="zjelp"></menu>

    <th id="zjelp"><tbody id="zjelp"><form id="zjelp"></form></tbody></th>
    <small id="zjelp"><menuitem id="zjelp"></menuitem></small>
  • <small id="zjelp"></small>

    <address id="zjelp"></address>
    <address id="zjelp"></address>
    QuartusII使用方法

    QuartusII使用方法

    ID:40414983

    大?。?.09 MB

    頁數(shù):44頁

    時(shí)間:2019-08-02

    QuartusII使用方法_第1頁
    QuartusII使用方法_第2頁
    QuartusII使用方法_第3頁
    QuartusII使用方法_第4頁
    QuartusII使用方法_第5頁
    資源描述:

    《QuartusII使用方法》由會(huì)員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在教育資源-天天文庫

    1、EDA技術(shù)基礎(chǔ)第4章QiartusII應(yīng)用向?qū)?.1基本設(shè)計(jì)流程4.1.1建立工作庫文件夾和編輯設(shè)計(jì)文件⑴.新建一個(gè)文件夾(不能用中文,不要用全數(shù)字)為設(shè)計(jì)項(xiàng)目(Project)建立一個(gè)放置與設(shè)計(jì)相關(guān)的所有文件。⑵.創(chuàng)建文件⑶.設(shè)計(jì)文件(輸入源程序)⑷.文件存盤(輸入源程序)存盤文件名應(yīng)該與實(shí)體名一致。4.1.2創(chuàng)建工程⑴打開建立新工程管理窗口⑵將設(shè)計(jì)文件加入工程中⑶選擇目標(biāo)芯片4.1.3編譯前設(shè)置⑴選擇FPGA目標(biāo)芯片⑵選擇配置器件的工作方式⑶選擇配置器件和編程方式⑷選擇輸出設(shè)置⑸選擇目標(biāo)器件閑置引腳的狀

    2、態(tài)4.1.4全程編譯4.1.5時(shí)序仿真⑴打開波形編輯器⑵設(shè)置仿真時(shí)間長(zhǎng)度⑶向波形編輯器拖入信號(hào)節(jié)點(diǎn)⑷設(shè)置好激勵(lì)波形圖⑸數(shù)據(jù)總線格式設(shè)置⑹.vwf激勵(lì)波形文件存盤⑺選擇仿真控制⑻仿真及仿真波形輸出4.1.6觀察RTL電路4.2引腳設(shè)置和下載4.2.1引腳鎖定⑴打開編程窗口、設(shè)置編程器和配置文件4.2.2編程文件下載⑵選擇編程下載方式⑶選擇下載文件⑷編程下載ByteBlasterII接口、AS模式編程窗口、選擇.POF文件、EPCSx器件4.2.3AS模式編程配置器件4.3原理圖輸入設(shè)計(jì)方法⑴.為本項(xiàng)工程設(shè)計(jì)建

    3、立文件夾⑵.輸入設(shè)計(jì)項(xiàng)目和存盤4.3.1.設(shè)計(jì)流程⑶.將設(shè)計(jì)項(xiàng)目設(shè)置成可調(diào)用的元件①將所需元件全部調(diào)入原理圖編輯窗并連接好,存放在當(dāng)前工程路徑文件夾中。②將當(dāng)前文件變成一個(gè)元件符號(hào)存盤,以待在高層次設(shè)計(jì)中調(diào)用。⑷.設(shè)計(jì)全加器頂層文件用同樣的方法連接好全加器原理圖f_adder.bdf⑸.將設(shè)計(jì)項(xiàng)目設(shè)置成工程和時(shí)序仿真用學(xué)過的方法將設(shè)計(jì)項(xiàng)目設(shè)置成工程存盤,工程名和頂層文件名都是f_adder。選擇目標(biāo)器件,進(jìn)行全程編譯。將設(shè)計(jì)項(xiàng)目設(shè)置時(shí)序仿真全加器工程f_adder的仿真波形文件4.3.2.應(yīng)用宏模塊原理圖設(shè)

    4、計(jì)①.設(shè)計(jì)電路原理圖⑴.計(jì)數(shù)器設(shè)計(jì)②.建立工程③.波形仿真④.生成元件符號(hào)⑵.頻率計(jì)主結(jié)構(gòu)電路設(shè)計(jì)2位十進(jìn)制頻率計(jì)頂層設(shè)計(jì)原理圖文件如下:2位十進(jìn)制頻率計(jì)測(cè)頻仿真波形如下:⑶.時(shí)序控制電路設(shè)計(jì)測(cè)頻時(shí)序控制電路如下:測(cè)頻時(shí)序控制電路工作波形如下:⑷.頂層電路設(shè)計(jì)頻率計(jì)頂層電路圖如下:頻率計(jì)工作時(shí)序波形如下:4.4嵌入式邏輯分析儀使用⑴.打開SignalTapII編輯窗DATA標(biāo)簽頁SETUP標(biāo)簽頁觸發(fā)器選擇觸發(fā)器類型選擇工程主頻時(shí)鐘⑵.設(shè)置采集時(shí)鐘⑶.調(diào)入待測(cè)信號(hào)⑷.邏輯分析儀觸發(fā)控制觸發(fā)類型選擇Basic⑹

    5、.啟動(dòng)SignalTapII進(jìn)行采樣與分析⑸.編譯下載⑷.文件存盤

    當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文

    此文檔下載收益歸作者所有

    當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文
    溫馨提示:
    1. 部分包含數(shù)學(xué)公式或PPT動(dòng)畫的文件,查看預(yù)覽時(shí)可能會(huì)顯示錯(cuò)亂或異常,文件下載后無此問題,請(qǐng)放心下載。
    2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫負(fù)責(zé)整理代發(fā)布。如果您對(duì)本文檔版權(quán)有爭(zhēng)議請(qǐng)及時(shí)聯(lián)系客服。
    3. 下載前請(qǐng)仔細(xì)閱讀文檔內(nèi)容,確認(rèn)文檔內(nèi)容符合您的需求后進(jìn)行下載,若出現(xiàn)內(nèi)容與標(biāo)題不符可向本站投訴處理。
    4. 下載文檔時(shí)可能由于網(wǎng)絡(luò)波動(dòng)等原因無法下載或下載錯(cuò)誤,付費(fèi)完成后未能成功下載的用戶請(qǐng)聯(lián)系客服處理。